Autor der Publikation

Parametrized Exceptions

, , und . Algebra and Coalgebra in Computer Science, Volume 3629 von Lecture Notes in Computer Science, Seite 424-438. Springer; Berlin; http://www.springer.de, (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 0.55V 6.3uW/MHz Arm Cortex-M4 MCU with Adaptive Reverse Body Bias and Single Rail SRAM., , , , , , , , , und . COOL CHIPS, Seite 1-3. IEEE, (2020)A 16-Channel Fully Configurable Neural SoC With 1.52 $\mu$W/Ch Signal Acquisition, 2.79 $\mu$W/Ch Real-Time Spike Classifier, and 1.79 TOPS/W Deep Neural Network Accelerator in 22 nm FDSOI., , , , , , , , , und 3 andere Autor(en). IEEE Trans. Biomed. Circuits Syst., 16 (1): 94-107 (2022)10.7 A 105GOPS 36mm2 heterogeneous SDR MPSoC with energy-aware dynamic scheduling and iterative detection-decoding for 4G in 65nm CMOS., , , , , , , , , und 7 andere Autor(en). ISSCC, Seite 188-189. IEEE, (2014)Efficient compensation of delay variations in high-speed network-on-chip data links., , , und . SoC, Seite 55-58. IEEE, (2010)How to Achieve World-Leading Energy Efficiency using 22FDX with Adaptive Body Biasing on an Arm Cortex-M4 IoT SoC., , , , , , , , , und 6 andere Autor(en). ESSDERC, Seite 66-69. IEEE, (2019)A RISC-V MCU with adaptive reverse body bias and ultra-low-power retention mode in 22 nm FD-SOI., , , , , , , , , und . ISOCC, Seite 67-68. IEEE, (2023)The SpiNNaker 2 Processing Element Architecture for Hybrid Digital Neuromorphic Computing., , , , , , , , , und 8 andere Autor(en). CoRR, (2021)Parametrized Exceptions, , und . Algebra and Coalgebra in Computer Science, Volume 3629 von Lecture Notes in Computer Science, Seite 424-438. Springer; Berlin; http://www.springer.de, (2005)Adaptive Body Bias Aware Implementation for Ultra-Low-Voltage Designs in 22FDX Technology., , , , , , , , , und 7 andere Autor(en). IEEE Trans. Circuits Syst. II Express Briefs, 67-II (10): 2159-2163 (2020)The Importance of Being Formal., , , , und . SafeCert@ETAPS, Volume 238 von Electronic Notes in Theoretical Computer Science, Seite 57-70. Elsevier, (2008)