Autor der Publikation

Improvement on ESD Robustness of Lateral DMOS in High-voltage CMOS ICs by Body Current Injection.

, , , , und . ISCAS, Seite 385-388. IEEE, (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design of Multi-Channel Monopolar Biphasic Stimulator for Implantable Biomedical Applications., und . MWSCAS, Seite 1-4. IEEE, (2018)Layout design and verification for cell library to improve ESD/latchup reliability in deep-submicron CMOS technology., und . CICC, Seite 537-540. IEEE, (1998)Design and analysis of the on-chip ESD protection circuit with a constant input capacitance for high-precision analog applications., , , und . ISCAS, Seite 61-64. IEEE, (2000)Design of 2×VDD logic gates with only 1×VDD devices in nanoscale CMOS technology., und . SoCC, Seite 33-36. IEEE, (2013)Interference of ESD protection diodes on RF performance in Giga-Hz RF circuits., und . ISCAS (1), Seite 297-300. IEEE, (2003)Single Chip of Electrostatic Discharge Detector for IC Manufacturing Field Control., und . VLSI-DAT, Seite 1-4. IEEE, (2022)Electrostatic discharge protection circuits in CMOS IC's using the lateral SCR devices: an overview.. ICECS, Seite 325-328. IEEE, (1998)Hardware/firmware co-design in an 8-bits microcontroller to solve the system-level ESD issue on keyboard., und . Microelectron. Reliab., 41 (3): 417-429 (2001)New Transient Detection Circuit for On-Chip Protection Design Against System-Level Electrical-Transient Disturbance., und . IEEE Trans. Ind. Electron., 57 (10): 3533-3543 (2010)Electrostatic Discharge Protection Design for High-Voltage Programming Pin in Fully-Silicided CMOS ICs., , , und . IEEE J. Solid State Circuits, 46 (2): 537-545 (2011)