Autor der Publikation

A 220-MS/s 9-Bit 2X Time-Interleaved SAR ADC With a 133-fF Input Capacitance and a FOM of 37 fJ/conv in 65-nm CMOS.

, und . IEEE Trans. Circuits Syst. II Express Briefs, 62-II (11): 1053-1057 (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Gain Calibration Technique for Increased Resolution in FRC Data Converters., und . IEEE Trans. Circuits Syst. II Express Briefs, 53-II (11): 1200-1204 (2006)Constructive Common-Centroid Placement and Routing for Binary-Weighted Capacitor Arrays., , , , , und . DATE, Seite 166-171. IEEE, (2022)The ALIGN Open-Source Analog Layout Generator: v1.0 and Beyond (Invited talk)., , , , , , , , , und 3 andere Autor(en). ICCAD, Seite 54:1-54:2. IEEE, (2020)Design of Low Power Integrated Radios for Emerging Standards, und . Springer, (2020)System-level design for test of fully differential analog circuits., , und . IEEE J. Solid State Circuits, 31 (10): 1526-1534 (1996)A 1GHz signal bandwidth 4-channel-I/Q polyphase-FFT filter bank., und . ESSCIRC, Seite 355-358. IEEE, (2016)A 2.4GHz IEEE 802.15.6 Compliant 1.52nJ/bit TX & 1.32nJ/bit RX Multiband Transceiver for Low Power Standards., und . ICECS, Seite 821-824. IEEE, (2018)A CMOS high efficiency +22 dBm linear power amplifier., und . CICC, Seite 557-560. IEEE, (2004)On the selection of on-chip inductors for the optimal VCO design., , und . CICC, Seite 277-280. IEEE, (2004)A Multi-Mode DC-DC Converter for Direct Battery-to-Silicon High Tension Power Delivery in 65nm CMOS., und . CICC, Seite 1-4. IEEE, (2019)