Autor der Publikation

Design and Optimization of Reliable Hardware Accelerators: Leveraging the Advantages of High-Level Synthesis.

, , und . IOLTS, Seite 232-235. IEEE, (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Approximating Behavioral HW Accelerators through Selective Partial Extractions onto Synthesizable Predictive Models., und . ICCAD, Seite 1-8. ACM, (2019)Low Power Design of Runtime Reconfigurable FPGAs through Contexts Approximations., und . ICCD, Seite 524-531. IEEE, (2019)Precision tunable RTL macro-modelling cycle-accurate power estimation., und . IET Comput. Digit. Tech., 5 (2): 95-103 (2011)Efficient Functional Locking of Behavioral IPs., und . MWSCAS, Seite 639-642. IEEE, (2020)Autonomous temperature control technique in VLSI circuits through logic replication., und . IET Comput. Digit. Tech., 3 (1): 62-71 (2009)CERTIFY: AutomatiC MEasuRing The QualIty oF High-Level SYnthesis., , und . ISCAS, Seite 1-5. IEEE, (2023)Accelerating FPGA Prototyping through Predictive Model-Based HLS Design Space Exploration., , und . DAC, Seite 97. ACM, (2019)Functional Obfuscation of Hardware Accelerators through Selective Partial Design Extraction onto an Embedded FPGA., , , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 171-176. ACM, (2019)PEPA: Performance Enhancement of Embedded Processors through HW Accelerator Resource Sharing., und . ACM Great Lakes Symposium on VLSI, Seite 23-28. ACM, (2023)Investigation and Optimization of Pin Multiplexing in High-Level Synthesis., , und . ACM Great Lakes Symposium on VLSI, Seite 427-430. ACM, (2018)