Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

ENASA: Towards Edge Neural Architecture Search based on CIM acceleration., , , und . DATE, Seite 1-2. IEEE, (2023)ASBP: Automatic Structured Bit-Pruning for RRAM-based NN Accelerator., , , und . DAC, Seite 745-750. IEEE, (2021)An Automated Quantization Framework for High-Utilization RRAM-Based PIM., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (3): 583-596 (2022)InfoX: an energy-efficient ReRAM accelerator design with information-lossless low-bit ADCs., , , , , und . DAC, Seite 97-102. ACM, (2022)Processing-in-SRAM acceleration for ultra-low power visual 3D perception., , , , , und . DAC, Seite 295-300. ACM, (2022)CIM-MLC: A Multi-level Compilation Stack for Computing-In-Memory Accelerators., , , , , , und . ASPLOS (2), Seite 185-200. ACM, (2024)A Coordinated Model Pruning and Mapping Framework for RRAM-Based DNN Accelerators., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 42 (7): 2364-2376 (Juli 2023)CAP: Communication-Aware Automated Parallelization for Deep Learning Inference on CMP Architectures., , , , , und . IEEE Trans. Computers, 71 (7): 1626-1639 (2022)RaQu: An automatic high-utilization CNN quantization and mapping framework for general-purpose RRAM Accelerator., , , , , und . DAC, Seite 1-6. IEEE, (2020)Communication-aware Quantization for Deep Learning Inference Parallelization on Chiplet-based Accelerators., , , , , und . ICPADS, Seite 1123-1130. IEEE, (2023)