Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 65 nm, 850 MHz, 256 kbit, 4.3 pJ/access, Ultra Low Leakage Power Memory Using Dynamic Cell Stability and a Dual Swing Data Link., , und . IEEE J. Solid State Circuits, 47 (7): 1784-1796 (2012)Ultra low power litho friendly local assist circuitry for variability resilient 8T SRAM., , , , , und . DATE, Seite 1042-1047. IEEE, (2012)Device circuit and technology co-optimisation for FinFET based 6T SRAM cells beyond N7., , , , , , , , , und 2 andere Autor(en). ESSDERC, Seite 256-259. IEEE, (2017)STT-MRAM cell design with partial source line planes: improving the trade-off between area and series resistance., , , , , und . NVMSA, Seite 1-6. IEEE, (2015)Design-Technology Space Exploration for Energy Efficient AiMC-Based Inference Acceleration., , , , , , , und . ISCAS, Seite 1-5. IEEE, (2021)Hardware-Based Aging Mitigation Scheme for Memory Address Decoder., , , , , , und . ETS, Seite 1-6. IEEE, (2019)Mitigation of Sense Amplifier Degradation Using Skewed Design., , , , , und . DATE, Seite 1614-1617. IEEE, (2020)Demonstration of multilevel multiply accumulate operations for AiMC using engineered a-IGZO transistors-based 2T1C gain cell arrays., , , , , , , , und . IMW, Seite 1-4. IEEE, (2023)Embedded SRAM design in deep deep submicron technologies., , , , und . ESSCIRC, Seite 384-391. IEEE, (2007)Dedicated technology threshold voltage tuning for 6T SRAM beyond N7., , , , , , , , , und 1 andere Autor(en). ICICDT, Seite 1-4. IEEE, (2017)