Autor der Publikation

Jitter-reduction and pulse-width-distortion compensation circuits for a 10Gb/s burst-mode CDR circuit.

, , , , , und . ISSCC, Seite 104-105. IEEE, (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 12.5-Gb/s Parallel Phase Detection Clock and Data Recovery Circuit in 0.13-$muhbox m$CMOS., , und . IEEE J. Solid State Circuits, 41 (9): 2052-2057 (2006)High sensitivity APD burst-mode receiver for 10Gbit/s TDM-PON system., , , , , , , , und . IEICE Electron. Express, 4 (19): 588-592 (2007)A 1ps-Resolution 2ns-Span 10Gb/s Data-Timing Generator with Spectrum Conversion., , , und . ISSCC, Seite 456-457. IEEE, (2008)An Injection-Controlled 10-Gb/s Burst-Mode CDR Circuit for a 1G/10G PON System., , , , , und . IEICE Trans. Electron., 94-C (4): 582-588 (2011)Analysis and design based on small-signal equivalent circuit for a lO-GHz ring VCO with 65-nm CMOS., , , , , und . MWSCAS, Seite 904-907. IEEE, (2013)A 10.3125Gb/s Burst-Mode CDR Circuit using a δσ DAC., , , , , und . ISSCC, Seite 226-227. IEEE, (2008)BiCMOS circuit technology for a 704 MHz ATM switch LSI., , , , , , , und . IEEE J. Solid State Circuits, 29 (5): 557-563 (Mai 1994)Area-Effective Inductive Peaking with Interwoven Inductor for High-Speed Laser-Diode Driver for Optical Communication System., , , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 95-A (2): 479-486 (2012)A 16Gb/s area-efficient LD driver with interwoven inductor in a 0.18µm CMOS., , , , und . ASP-DAC, Seite 561-562. IEEE, (2012)A 16Gbps laser-diode driver with interwoven peaking inductors in 0.18-µm CMOS., , , , und . CICC, Seite 1-4. IEEE, (2010)