Autor der Publikation

A 10-GS/s 6-Bit Track-and-Hold Amplifier for Time-Interleaved SAR ADCs in 65-nm CMOS.

, , , und . Journal of Circuits, Systems, and Computers, 25 (8): 1650084:1-1650084:11 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Fast Convergence Second-Order Compensation for Timing Skew in Time-Interleaved ADCs., , , , und . IEEE Trans. Very Large Scale Integr. Syst., 30 (10): 1558-1562 (2022)A Dual-Supply Two-Stage CMOS Op-amp for High-Speed Pipeline ADCs Application., , und . IEEE Trans. Circuits Syst. II Express Briefs, 67-II (4): 650-654 (2020)A 7-bit 3.8-GS/s 2-Way Time-Interleaved 4-bit/Cycle SAR ADC 16× Time-Domain Interpolation in 28-nm CMOS., , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 70 (9): 3557-3566 (September 2023)A configurable nonbinary 7/8-bit 800-400 MS/s SAR ADC in 65 nm CMOS., , und . Microelectron. J., (2022)A 1.4-mW 10-Bit 150-MS/s SAR ADC With Nonbinary Split Capacitive DAC in 65-nm CMOS., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 65-II (11): 1524-1528 (2018)A 32-GS/s Front-End Sampling Circuit Achieving >39 dB SNDR for Time-Interleaved ADCs in 65-nm CMOS., , , , und . J. Circuits Syst. Comput., 30 (8): 2150143:1-2150143:19 (2021)A Background Timing Skew Calibration for Time-Interleaved ADCs Based on Frequency Fitness Genetic Algorithm., , , , und . IEEE Trans. Instrum. Meas., (2024)A TD-ADC for IR-UWB Radars With Equivalent Sampling Technology and 8-GS/s Effective Sampling Rate., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 68 (3): 888-892 (2021)A Background Timing Skew Calibration Technique in Time-Interleaved ADCs With Second Order Compensation., , , und . APCCAS, Seite 53-56. IEEE, (2018)A 7b 2.6mW 900MS/s Nonbinary 2-then-3b/cycle SAR ADC with Background Offset Calibration., , , , , und . CICC, Seite 1-4. IEEE, (2019)