Autor der Publikation

Low-Power Loop Parallelization onto CGRA Utilizing Variable Dual VDD.

, , , und . IEICE Trans. Inf. Syst., 98-D (2): 243-251 (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 1/2.5 inch VGA 400 fps CMOS Image Sensor With High Sensitivity for Machine Vision., , , , und . IEEE J. Solid State Circuits, 49 (10): 2342-2351 (2014)An Energy-Efficient Reconfigurable Processor for Binary-and Ternary-Weight Neural Networks With Flexible Data Bit Width., , , , , , und . IEEE J. Solid State Circuits, 54 (4): 1120-1136 (2019)PAGAN: A Phase-Adapted Generative Adversarial Networks for Speech Enhancement., , , , , , und . ICASSP, Seite 6234-6238. IEEE, (2020)TLIA: Efficient Reconfigurable Architecture for Control-Intensive Kernels with Triggered-Long-Instructions., , , , , und . IEEE Trans. Parallel Distributed Syst., 27 (7): 2143-2154 (2016)Exploiting Parallelism of Imperfect Nested Loops on Coarse-Grained Reconfigurable Architectures., , , und . IEEE Trans. Parallel Distributed Syst., 27 (11): 3199-3213 (2016)Pattern-Based Dynamic Compilation System for CGRAs With Online Configuration Transformation., , , , und . IEEE Trans. Parallel Distributed Syst., 31 (12): 2981-2994 (2020)A High-performance Hardware Implementation of Saber Based on Karatsuba Algorithm., , , , , , , und . IACR Cryptol. ePrint Arch., (2020)An Efficient Application Mapping Approach for the Co-Optimization of Reliability, Energy, and Performance in Reconfigurable NoC Architectures., , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 34 (8): 1264-1277 (2015)Low Area-Overhead Low-Entropy Masking Scheme (LEMS) Against Correlation Power Analysis Attack., , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 38 (2): 208-219 (2019)Memory Partitioning for Parallel Multipattern Data Access in Multiple Data Arrays., , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 37 (2): 431-444 (2018)