Autor der Publikation

A 112 Gb/s PAM-4 56 Gb/s NRZ Reconfigurable Transmitter With Three-Tap FFE in 10-nm FinFET.

, , , , , , , , , und . IEEE J. Solid State Circuits, 54 (1): 29-42 (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Securewaveforms for SISO channels., , , und . ICASSP, Seite 4713-4717. IEEE, (2013)A supply-voltage scalable, 45 nm CMOS ultra-wideband receiver for mm-wave ranging and communication., , und . CICC, Seite 1-4. IEEE, (2012)Makings of the 4 × 4 space-time block code of choice., , , und . WCNC, Seite 618-623. IEEE, (2012)Fastest-Known Maximum-Likelihood Decoding of Quasi-Orthogonal STBCs with QAM Signals., , , und . IEEE Wirel. Commun. Lett., 2 (1): 38-41 (2013)Causality Constraints in Conformal Field Theory, , und . (31.08.2015)A 224-Gb/s DAC-Based PAM-4 Quarter-Rate Transmitter With 8-Tap FFE in 10-nm FinFET., , , , , , , , , und 8 andere Autor(en). IEEE J. Solid State Circuits, 57 (1): 6-20 (2022)Measuring Progress on Scalable Oversight for Large Language Models., , , , , , , , , und 36 andere Autor(en). CoRR, (2022)The Capacity for Moral Self-Correction in Large Language Models., , , , , , , , , und 39 andere Autor(en). CoRR, (2023)A 1.2 V 2.64 GS/s 8bit 39 mW skew-tolerant time-interleaved SAR ADC in 40 nm digital LP CMOS for 60 GHz WLAN., , , , , , , und . CICC, Seite 1-4. IEEE, (2014)Hybrid-ARQ as a communications security measure., , und . ICASSP, Seite 5681-5685. IEEE, (2014)