Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Neuromorphic Computing based on Resistive RAM., , , , , und . ACM Great Lakes Symposium on VLSI, Seite 311-315. ACM, (2017)On-Chip Analog Trojan Detection Framework for Microprocessor Trustworthiness., , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 38 (10): 1820-1830 (2019)Architecture-circuit-technology co-optimization for resistive random access memory-based computation-in-memory chips., , , , und . Sci. China Inf. Sci., (Oktober 2023)The effect of variation on neuromorphic network based on 1T1R memristor array., , , , und . NVMTS, Seite 1-3. IEEE, (2015)New structure with SiO2-gate-dielectric select gates in vertical-channel three-dimensional (3D) NAND flash memory., , , und . Microelectron. Reliab., (2017)A Highly Reliable RRAM Physically Unclonable Function Utilizing Post-Process Randomness Source., , , , , , , , , und 2 andere Autor(en). IEEE J. Solid State Circuits, 56 (5): 1641-1650 (2021)Synaptic learning behaviors achieved by metal ion migration in a Cu/PEDOT: PSS/Ta memristor., , , , , , , und . NVMTS, Seite 1-4. IEEE, (2015)3.2 A 0.028mm² 32MHz RC Frequency Reference in 0.18μm CMOS with ±900ppm Inaccuracy from -40°C to 125°C and ±1600ppm Inaccuracy After Accelerated Aging., , , , , und . ISSCC, Seite 56-58. IEEE, (2024)Reliability Perspective on Neuromorphic Computing Based on Analog RRAM., , , , , , , , , und 1 andere Autor(en). IRPS, Seite 1-4. IEEE, (2019)A 16 Mb RRAM test chip based on analog power system with tunable write pulses., , , und . NVMTS, Seite 1-3. IEEE, (2015)