Autor der Publikation

Low-power encodings for global communication in CMOS VLSI.

, und . IEEE Trans. Very Large Scale Integr. Syst., 5 (4): 444-455 (1997)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low power digital design in FPGAs (poster abstract): a study of pipeline architectures implemented in a FPGA using a low supply voltage to reduce power consumption., , und . FPGA, Seite 220. ACM, (2000)Node merging: A transformation on bit-level dependence graphs for efficient VLSI array design., und . ASAP, Seite 442-453. IEEE, (1993)Differential current-sensing for on-chip interconnects., und . IEEE Trans. Very Large Scale Integr. Syst., 12 (12): 1321-1329 (2004)Wave-pipelining: a tutorial and research survey., , , und . IEEE Trans. Very Large Scale Integr. Syst., 6 (3): 464-474 (1998)Repeater and current-sensing hybrid circuits for on-chip interconnects., und . ACM Great Lakes Symposium on VLSI, Seite 269-272. ACM, (2003)Boosters for driving long on-chip interconnects: design issues, interconnect synthesis and comparison with repeaters., und . ISPD, Seite 204-211. ACM, (2001)Modeling and Experimental Demonstration of Accelerated Self-Healing Techniques., , und . DAC, Seite 171:1-171:6. ACM, (2014)Leakage-based differential power analysis (LDPA) on sub-90nm CMOS cryptosystems., und . ISCAS, Seite 252-255. IEEE, (2008)Vlsi Array Architectures for Pyramid Vector Quantization., und . VLSI Signal Processing, 18 (2): 141-154 (1998)Low power on-chip thermal sensors based on wires., und . VLSI-SoC, Seite 258-263. IEEE, (2007)