Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Supervised and Semi-Supervised Learning for Failure Identification in Microwave Networks., , , , , , , , und . IEEE Trans. Netw. Serv. Manag., 18 (2): 1934-1945 (2021)Emerging Relaxation and DDPM D/A Converters: Overview and Perspectives., , , und . MWSCAS, Seite 1-6. IEEE, (2022)A 880 nW, 100 kS/s, 13 bit Differential Relaxation-DAC in 180 nm., , , , und . PRIME, Seite 269-272. IEEE, (2023)Relaxation Digital-to-Analog Converter with Radix-based Digital Correction., , und . ISCAS, Seite 1402-1406. IEEE, (2022)Relaxation Digital-to-Analog Converter with Foreground Digital Self-Calibration., , und . ISCAS, Seite 1-5. IEEE, (2020)Design of an Analog and of a Digital-Based OTA in Flexible Integrated Circuit Technology., , , und . ICECS 2022, Seite 1-4. IEEE, (2022)Design of Relaxation Digital-to-Analog Converters for Internet of Things Applications in 40nm CMOS., , und . APCCAS, Seite 13-16. IEEE, (2019)Re-Thinking Analog Integrated Circuits in Digital Terms: A New Design Concept for the IoT Era., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 68 (3): 816-822 (2021)A 0.01mm2, 0.4V-VDD, 4.5nW-Power DC-Coupled Digital Acquisition Front-End Based on Time-Multiplexed Digital Differential Amplification., , , , , , und . ESSCIRC, Seite 405-408. IEEE, (2022)FPGA-Based Relaxation D/A Converters With Parasitics-Induced Error Suppression and Digital Self-Calibration., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 68 (6): 2494-2507 (2021)