Autor der Publikation

Super Efficient Neural Network for Compression Artifacts Reduction and Super Resolution.

, , , , und . WACV (Workshops), Seite 460-468. IEEE, (2024)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Application-driven Design Exploration for Dense Ferroelectric Embedded Non-volatile Memories., , , , , , , , , und 1 andere Autor(en). ISLPED, Seite 1-6. IEEE, (2021)An Energy-Efficient Quaternary Serial Adder for Nanoelectronics., und . ISMVL, Seite 44-49. IEEE Computer Society, (2018)Performance Analysis of Semi-supervised Learning in the Small-data Regime using VAEs., und . CoRR, (2020)ICCAD Tutorial Session Paper Ferroelectric FET Technology and Applications: From Devices to Systems., , , , , , , , , und 1 andere Autor(en). ICCAD, Seite 1-8. IEEE, (2021)Super Efficient Neural Network for Compression Artifacts Reduction and Super Resolution., , , , und . WACV (Workshops), Seite 460-468. IEEE, (2024)Experimentally realized memristive memory augmented neural network., , , , , , , , , und 1 andere Autor(en). CoRR, (2022)In-Memory Nearest Neighbor Search with FeFET Multi-Bit Content-Addressable Memories., , , , , , , , und . DATE, Seite 1084-1089. IEEE, (2021)FeFET Multi-Bit Content-Addressable Memories for In-Memory Nearest Neighbor Search., , , , , , , und . IEEE Trans. Computers, 71 (10): 2565-2576 (2022)A Hybrid FeMFET-CMOS Analog Synapse Circuit for Neural Network Training and Inference., , , , , und . ISCAS, Seite 1-5. IEEE, (2020)In-Memory Computing based Accelerator for Transformer Networks for Long Sequences., , , und . DATE, Seite 1839-1844. IEEE, (2021)