Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

LAGS System Using Data/Instruction Grain Power Control., , , , , , und . ISSCC, Seite 66-587. IEEE, (2007)A nonvolatile programmable solid-electrolyte nanometer switch., , , , , , , , und . IEEE J. Solid State Circuits, 40 (1): 168-176 (2005)Formal Verifications of Call-by-Need and Call-by-Name Evaluations with Mutual Recursion., und . APLAS, Volume 11893 von Lecture Notes in Computer Science, Seite 181-201. Springer, (2019)A 1ps-Resolution Jitter-Measurement Macro Using Interpolated Jitter Oversampling., , und . ISSCC, Seite 2112-2121. IEEE, (2006)A precise-tracking NBTI-degradation monitor independent of NBTI recovery effect., , und . ISSCC, Seite 192-193. IEEE, (2010)Wireless DC voltage transmission using inductive-coupling channelfor highly-parallel wafer-level testing., , , , , , , und . ISSCC, Seite 470-471. IEEE, (2009)A 2.0Gb/s clock-embedded interface for full-HD 10b 120Hz LCD drivers with 1/5-rate noise-tolerant phase and frequency recovery., , , , , und . ISSCC, Seite 192-193. IEEE, (2009)Basis-motion torque composition approach: generation of feedforward inputs for control of multi-joint robots., , , , und . IROS, Seite 3127-3132. IEEE, (2009)A chip-stacked memory for on-chip SRAM-rich SoCs and processors., , , , , , , , und . ISSCC, Seite 60-61. IEEE, (2009)A 1-to-2GHz 4-Phase On-Chip Clock Generator with Timing-Margin Test Capability., , und . ISSCC, Seite 174-594. IEEE, (2007)