Autor der Publikation

A 0.35 V 376 Mb/s Configurable Long Integer Multiplier for Subthreshold Encryption.

, , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 65-II (10): 1430-1434 (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low-jitter all-digital phase-locked loop with novel PFD and high resolution TDC & DCO., , , und . SoCC, Seite 29-34. IEEE, (2016)An FPGA based Parallel Implementation for Point Cloud Neural Network., , , und . ASICON, Seite 1-4. IEEE, (2019)A FPGA real-time stereo vision system with luminance control and projected pattern., , , , und . ASICON, Seite 1-4. IEEE, (2013)High-Speed Simultaneous Image Distortion Correction Transformations for a Multicamera Cylindrical Panorama Real-time Video System Using FPGA., , , , , und . IEEE Trans. Circuits Syst. Video Techn., 24 (6): 1061-1069 (2014)A 0.35 V 376 Mb/s Configurable Long Integer Multiplier for Subthreshold Encryption., , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 65-II (10): 1430-1434 (2018)Study of a FPGA real-time multi-cameras cylindrical panorama video system with low latency and high performance., , , , und . IVMSP, Seite 1-4. IEEE, (2013)3D Anthropometric Algorithm from A Single Viewpoint RGB-D Camera., , und . ICACI, Seite 466-469. IEEE, (2020)Arbitrary shape multilayer interconnects EMC modelling and optimization., , , und . EMC Compo, Seite 87-91. IEEE, (2015)Modeling Simulation and Circuit Implementation of Millimeter Wave Phase-Locked Loop Based on Simulink., , und . ICICDT, Seite 1-4. IEEE, (2019)