Autor der Publikation

22.6 A fully integrated counter-flow energy reservoir for 70%-efficient peak-power delivery in ultra-low-power systems.

, , , , , und . ISSCC, Seite 380-381. IEEE, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A start-up boosting circuit with 133× speed gain for 2-transistor voltage reference., , , , , und . CICC, Seite 1-4. IEEE, (2017)Analyzing the impact of Double Patterning Lithography on SRAM variability in 45nm CMOS., , , , und . CICC, Seite 1-4. IEEE, (2010)Robust ultra-low voltage ROM design., , , , und . CICC, Seite 423-426. IEEE, (2008)Pulse amplification based dynamic synchronizers with metastability measurement using capacitance de-rating., , , , und . CICC, Seite 1-4. IEEE, (2013)All-digital SoC thermal sensor using on-chip high order temperature curvature correction., , , , , und . CICC, Seite 1-4. IEEE, (2015)SLC: Split-control Level Converter for dense and stable wide-range voltage conversion., , , und . ESSCIRC, Seite 478-481. IEEE, (2012)A 179-Lux Energy-Autonomous Fully-Encapsulated 17-mm3 Sensor Node with Initial Charge Delay Circuit for Battery Protection., , , , , , und . VLSI Circuits, Seite 251-252. IEEE, (2018)Approximate SRAMs With Dynamic Energy-Quality Management., , , und . IEEE Trans. Very Large Scale Integr. Syst., 24 (6): 2128-2141 (2016)Driver modeling and alignment for worst-case delay noise., , und . IEEE Trans. Very Large Scale Integr. Syst., 11 (2): 157-166 (2003)Statistical clock skew analysis considering intradie-process variations., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 23 (8): 1231-1242 (2004)