Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Performance and area efficient transpose memory architecture for high throughput adaptive signal processing systems., , , und . AHS, Seite 113-120. IEEE Computer Society, (2010)Flexi-AES: A Highly-Parameterizable Cipher for a Wide Range of Design Constraints., , , , und . FCCM, Seite 338. IEEE, (2019)Micro - GAGE: A Low-power Compact GAGE Hash Function Processor for IoT Applications., , , , , und . ICECS, Seite 1-4. IEEE, (2020)SHA-3-LPHP: Hardware Acceleration of SHA-3 for Low-Power High-Performance Systems., , , , , , und . ISSRE Workshops, Seite 393-398. IEEE, (2021)π-Cipher: Authenticated Encryption for Big Data., , , , , und . NordSec, Volume 8788 von Lecture Notes in Computer Science, Seite 110-128. Springer, (2014)An Efficient Authorship Protection Scheme for Shared Multimedia Content., , und . ICIG, Seite 914-919. IEEE Computer Society, (2011)PPE-ARX: Area- and power-efficient VLIW programmable processing element for IoT crypto-systems., , , und . AHS, Seite 153-160. IEEE, (2017)RECO-HCON: A High-Throughput Reconfigurable Compact ASCON Processor for Trusted IoT., , , , , und . SOCC, Seite 1-6. IEEE, (2022)RECO-LFSR: Reconfigurable Low-power Cryptographic processor based on LFSR for Trusted IoT platforms., , , , und . ISQED, Seite 1-7. IEEE, (2023)Hardware overhead analysis of programmability in ARX crypto processing., und . HASP@ISCA, Seite 8:1-8:4. ACM, (2015)