Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Hardware transactional memory with software-defined conflicts., , , , , , , und . ACM Trans. Archit. Code Optim., 8 (4): 31:1-31:20 (2012)Hardware Versus Software Fault Injection of Modern Undervolted SRAMs., , , , , und . CoRR, (2019)VAQUERO: A Scratchpad-based Vector Accelerator for Query Processing., , , , , , , und . HPCA, Seite 1289-1302. IEEE, (2023)VIA: A Smart Scratchpad for Vector Units with Application to Sparse Matrix Computations., , , , , , , , und . HPCA, Seite 921-934. IEEE, (2021)Architectural Support for Fair Reader-Writer Locking., , , , , , und . MICRO, Seite 275-286. IEEE Computer Society, (2010)Debugging programs that use atomic blocks and transactional memory., , , , und . PPoPP, Seite 57-66. ACM, (2010)RMS-TM: a comprehensive benchmark suite for transactional memory systems (abstracts only)., , , , , und . SIGMETRICS Perform. Evaluation Rev., 39 (3): 19 (2011)The limits of software transactional memory (STM): dissecting Haskell STM applications on a many-core environment., , , , , , und . Conf. Computing Frontiers, Seite 67-78. ACM, (2008)Hardware Transactional Memory with Operating System Support, HTMOS., , , und . Euro-Par Workshops, Volume 4854 von Lecture Notes in Computer Science, Seite 8-17. Springer, (2007)VPPET: Virtual platform power and energy estimation tool for heterogeneous MPSoC based FPGA platforms., , , , und . PATMOS, Seite 1-8. IEEE, (2014)