Autor der Publikation

Too many faults, too little time on creating test sets for enhanced detection of highly critical faults and defects.

, , und . VTS, Seite 319-324. IEEE Computer Society, (2010)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

When Optimized N-Detect Test Sets are Biased: An Investigation of Cell-Aware-Type Faults and N-Detect Stuck-At ATPG., , und . NATW, Seite 32-39. IEEE, (2014)Increased Detection of Hard-to-Detect Stuck-at Faults during Scan Shift., , , , und . J. Electron. Test., 39 (2): 227-243 (April 2023)One more time! Increasing fault detection with scan shift capture., , , und . NATW, Seite 1-7. IEEE, (2018)3D Ring Oscillator Based Test Structures to Detect a Trojan Die in a 3D Die Stack in the Presence of Process Variations., , , , , und . IEEE Trans. Emerg. Top. Comput., 9 (2): 774-786 (2021)Low Power Shift and Capture through ATPG-Configured Embedded Enable Capture Bits., , , , , , und . ITC, Seite 319-323. IEEE, (2021)On the superiority of DO-RE-ME/MPG-D over stuck-at-based defective part level prediction., , , , , und . Asian Test Symposium, Seite 151-. IEEE Computer Society, (2000)Can Soft Errors be Handled Securely?, und . ISVLSI, Seite 124-129. IEEE Computer Society, (2018)Too many faults, too little time on creating test sets for enhanced detection of highly critical faults and defects., , und . VTS, Seite 319-324. IEEE Computer Society, (2010)Repurposing FPGAs for Tester Design to Enhance Field-Testing in a 3D Stack., , , , , , und . J. Electron. Test., 35 (6): 887-900 (2019)Balanced Excitation and Its Effect on the Fortuitous Detection of Dynamic Defects., , , und . DATE, Seite 1066-1071. IEEE Computer Society, (2004)