Autor der Publikation

System-level process variability compensation on memory organizations: on the scalability of multi-mode memories.

, , , , und . ASP-DAC, Seite 254-259. IEEE, (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

On the Interplay Between Throughput, Fairness and Energy Efficiency on Asymmetric Multicore Processors., , , und . Comput. J., 61 (1): 74-94 (2018)Statistical approach in a system level methodology to deal with process variation., , , , und . CODES+ISSS, Seite 115-124. ACM, (2010)Maximizing power efficiency with asymmetric multicore systems., , , und . Commun. ACM, 52 (12): 48-57 (2009)Multigrid Smoothers on Multicore Architectures., , und . PARCO, Volume 15 von Advances in Parallel Computing, Seite 279-286. IOS Press, (2007)Exploiting Multilevel Parallelism Within Modern Microprocessors: DWT as a Case Study., , , , und . VECPAR, Volume 3402 von Lecture Notes in Computer Science, Seite 556-568. Springer, (2004)HIL Flight Simulator for VTOL-UAV Pilot Training Using X-Plane., , , , und . Inf., 13 (12): 585 (2022)Controlling and Testing a Space Instrument by an AI Planner., , , , und . ICEIS, Seite 405-409. (2002)-D Wavelet Transform Enhancement on General-Purpose Microprocessors: Memory Hierarchy and SIMD Parallelism Exploitation., , , , und . HiPC, Volume 2552 von Lecture Notes in Computer Science, Seite 9-21. Springer, (2002)A Parallel Cloth Simulator Using Multilevel Algorithms., , , und . IPDPS, IEEE Computer Society, (2002)Improving Priority Enforcement via Non-Work-Conserving Scheduling., , und . ICPP, Seite 99-106. IEEE Computer Society, (2008)