Autor der Publikation

SAT-Hard Cyclic Logic Obfuscation for Protecting the IP in the Manufacturing Supply Chain.

, , , und . IEEE Trans. Very Large Scale Integr. Syst., 28 (4): 954-967 (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Warm Up before Circuit De-obfuscation? An Exploration through Bounded-Model-Checkers., , , und . HOST, Seite 13-16. IEEE, (2022)Metrics-to-Methods: Decisive Reverse Engineering Metrics for Resilient Logic Locking., , , und . ACM Great Lakes Symposium on VLSI, Seite 685-690. ACM, (2023)RANE: An Open-Source Formal De-obfuscation Attack for Reverse Engineering of Logic Encrypted Circuits., , , und . ACM Great Lakes Symposium on VLSI, Seite 221-228. ACM, (2021)Threats on Logic Locking: A Decade Later., , , und . ACM Great Lakes Symposium on VLSI, Seite 471-476. ACM, (2019)A Fault Tolerant Parallelism Approach for Implementing High-Throughput Pipelined Advanced Encryption Standard., und . J. Circuits Syst. Comput., 25 (9): 1650113:1-1650113:14 (2016)Advancing Trustworthiness in System-in-Package: A Novel Root-of-Trust Hardware Security Module for Heterogeneous Integration., , , , , , , , , und . IEEE Access, (2024)SAT-Hard Cyclic Logic Obfuscation for Protecting the IP in the Manufacturing Supply Chain., , , und . IEEE Trans. Very Large Scale Integr. Syst., 28 (4): 954-967 (2020)DFSSD: Deep Faults and Shallow State Duality, A Provably Strong Obfuscation Solution for Circuits with Restricted Access to Scan Chain., , , , , , und . VTS, Seite 1-6. IEEE, (2020)NNgSAT: Neural Network guided SAT Attack on Logic Locked Complex Structures., , , und . ICCAD, Seite 79:1-79:9. IEEE, (2020)On Designing Secure and Robust Scan Chain for Protecting Obfuscated Logic., , , und . ACM Great Lakes Symposium on VLSI, Seite 217-222. ACM, (2020)