Autor der Publikation

Pioneer: A New Tool for Coding of Multi-Level Finite State Machines Based on Evolution Programming.

, , , und . VLSI Design, 2 (2): 105-116 (1994)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Automatic Test Pattern Generation with Branch Testing., , und . IEEE Trans. Computers, 40 (6): 785-791 (1991)IDDQ Testing Experiments for Various CMOS Logic Design Structures., , , , und . VLSI Design, 5 (3): 253-271 (1997)A testable static RAM structure for efficient coverage of pattern sensitive faults., und . VTS, Seite 229-234. IEEE Computer Society, (1992)Practical partitioning for testability with time-shared boundary scan., und . ITC, Seite 970-977. IEEE Computer Society, (1990)Measurement and Analysis of Physical Defects for Dynamic Supply Current Testing., , und . DELTA, Seite 195-202. IEEE Computer Society, (2004)Analysis and Characterization of State Assignment Techniques for Sequential Machines., und . VLSI Design, 2 (1): 81-88 (1994)Testing of Embedded Memories - The Aggregate.. Asian Test Symposium, Seite 519. IEEE Computer Society, (1998)On Wires Holding a Handful of Electrons., , und . NanoNet, Volume 20 von Lecture Notes of the Institute for Computer Sciences, Social Informatics and Telecommunications Engineering, Seite 259-269. Springer, (2009)Designing Testable Control Paths with Multiple and Feedback Scan-Paths., und . ITC, Seite 484-492. IEEE Computer Society, (1986)On the Integration of Design and Manufacturing for Improved Testability., , , und . ITC, Seite 248-255. IEEE Computer Society, (1991)