Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

GenPIP: In-Memory Acceleration of Genome Analysis via Tight Integration of Basecalling and Read Mapping., , , , , , , , und . MICRO, Seite 710-726. IEEE, (2022)RowPress: Amplifying Read Disturbance in Modern DRAM Chips., , , , , , , , und . ISCA, Seite 28:1-28:18. ACM, (2023)CODIC: A Low-Cost Substrate for Enabling Custom In-DRAM Functionalities and Optimizations., , , , , , , , , und 3 andere Autor(en). ISCA, Seite 484-497. IEEE, (2021)Enabling Efficient RDMA-based Synchronous Mirroring of Persistent Memory Transactions., , , , , , , , , und 3 andere Autor(en). CoRR, (2018)FLIN: Enabling Fairness and Enhancing Performance in Modern NVMe Solid State Drives., , , , , , , , , und . ISCA, Seite 397-410. IEEE Computer Society, (2018)A High-bandwidth High-capacity Hybrid 3D Memory for GPUs., , , , , und . SIGMETRICS/Performance (Abstracts), Seite 67-68. ACM, (2024)Victima: Drastically Increasing Address Translation Reach by Leveraging Underutilized Cache Resources., , , , , , , und . MICRO, Seite 1178-1195. ACM, (2023)Hermes: Accelerating Long-Latency Load Requests via Perceptron-Based Off-Chip Load Prediction., , , , , , und . MICRO, Seite 1-18. IEEE, (2022)Chapter Three - A power-performance balanced network-on-chip for mixed CPU-GPU systems., , , und . Adv. Comput., (2022)LTRF: Enabling High-Capacity Register Files for GPUs via Hardware/Software Cooperative Register Prefetching., , , , , , , und . ASPLOS, Seite 489-502. ACM, (2018)