Autor der Publikation

AES architectures for minimum-energy operation and silicon demonstration in 65nm with lowest energy per encryption.

, , und . ISCAS, Seite 2349-2352. IEEE, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

AES architectures for minimum-energy operation and silicon demonstration in 65nm with lowest energy per encryption., , und . ISCAS, Seite 2349-2352. IEEE, (2015)AxC-CS: Approximate Computing for Hardware Efficient Compressed Sensing Encoder Design., , , und . SoCC, Seite 479-483. IEEE, (2019)Block-Sparse Modeling for Compressed Sensing of Neural Action Potentials and Local Field Potentials., , , , und . ACSSC, Seite 2097-2100. IEEE, (2019)A streaming PCA based VLSI chip for neural data compression., , , , und . BioCAS, Seite 192-195. IEEE, (2016)Querying big data from a database perspective., , , , , , und . ICSAI, Seite 1433-1437. IEEE, (2017)An MRI Compatible Data Acquisition Device for Rat Brain Recording Inside 16.4T Magnet., , , , und . IEEE Trans. Biomed. Circuits Syst., 18 (1): 160-173 (Februar 2024)Exploiting a Blink of Measurement Saturation Towards Hardware-Efficient Compressed Sensing Encoder Design., , , und . ISCAS, Seite 727-731. IEEE, (2022)Neuronix enables continuous, simultaneous neural recording and electrical microstimulation., , , , , und . EMBC, Seite 4451-4454. IEEE, (2016)Compressed Sensing for Implantable Neural Recordings Using Co-sparse Analysis Model and Weighted ℓ1-Optimization., , und . CoRR, (2016)Incomplete relation revision method based on template., , , und . ICSAI, Seite 1563-1567. IEEE, (2017)