Autor der Publikation

A 4-to-20Gb/s 1.87pJ/b Referenceless Digital CDR With Unlimited Frequency Detection Capability in 65nm CMOS.

, , , , , , und . VLSI Circuits, Seite 194-. IEEE, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Extraction of Representative Keywords Considering Co-occurrence in Positive Documents., , , und . FSKD (2), Volume 3614 von Lecture Notes in Computer Science, Seite 752-761. Springer, (2005)A 55.1 mW 1.62-to-8.1 Gb/s Video Interface Receiver Generating up to 680 MHz Stream Clock Over 20 dB Loss Channel., , , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 64-II (12): 1432-1436 (2017)A 2.5-32 Gb/s Gen 5-PCIe Receiver With Multi-Rate CDR Engine and Hybrid DFE., , , , , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 69 (6): 2677-2681 (2022)A 10-Gb/s, 0.03-mm2, 1.28-pJ/bit Half-Rate All-Digital Injection-Locked Clock and Data Recovery with Maximum Timing-Margin Tracking Loop., , , , und . A-SSCC, Seite 73-76. IEEE, (2018)Profiling Based I/O Optimization on the CE Devices., , und . ICCE, Seite 1-4. IEEE, (2021)A 64 Gb/s 2.09 pJ/b PAM-4 VCSEL Transmitter with Bandwidth Extension Techniques in 40 nm CMOS., , , , und . A-SSCC, Seite 1-3. IEEE, (2021)A 0.1pJ/b/dB 1.62-to-10.8Gb/s Video Interface Receiver with Fully Adaptive Equalization Using Un-Even Data Level., , , , , und . VLSI Circuits, Seite 198-. IEEE, (2019)A 0.1-pJ/b/dB 28-Gb/s Maximum-Eye Tracking, Weight-Adjusting MM CDR and Adaptive DFE with Single Shared Error Sampler., , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2020)Chupa: Carving 3D Clothed Humans from Skinned Shape Priors using 2D Diffusion Probabilistic Models., , , , , , und . ICCV, Seite 15919-15930. IEEE, (2023)A 4-to-20Gb/s 1.87pJ/b Referenceless Digital CDR With Unlimited Frequency Detection Capability in 65nm CMOS., , , , , , und . VLSI Circuits, Seite 194-. IEEE, (2019)