Autor der Publikation

LORAX: Loss-Aware Approximations for Energy-Efficient Silicon Photonic Networks-on-Chip.

, , , , und . ACM Great Lakes Symposium on VLSI, Seite 235-240. ACM, (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

DyPhase: A Dynamic Phase Change Memory Architecture With Symmetric Write Latency and Restorable Endurance., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 37 (9): 1760-1773 (2018)Photonic Reconfigurable Accelerators for Efficient Inference of CNNs with Mixed-Sized Tensors., und . CoRR, (2022)3D-Wiz: A novel high bandwidth, optically interfaced 3D DRAM architecture with reduced random access time., und . ICCD, Seite 1-7. IEEE Computer Society, (2014)Mitigating inter-channel crosstalk non-uniformity in microring filter arrays of photonic NoCs: work-in-progress., und . CODES+ISSS, Seite 8:1-8:2. ACM, (2019)High-Speed and Energy-Efficient Non-Binary Computing with Polymorphic Electro-Optic Circuits and Architectures., , und . ACM Great Lakes Symposium on VLSI, Seite 545-550. ACM, (2023)Cross-Layer Thermal Reliability Management in Silicon Photonic Networks-on-Chip., , und . ACM Great Lakes Symposium on VLSI, Seite 317-322. ACM, (2018)Securing Photonic NoC Architectures from Hardware Trojans., , , und . NOCS, Seite 15:1-15:8. IEEE, (2018)LORAX: Loss-Aware Approximations for Energy-Efficient Silicon Photonic Networks-on-Chip., , , , und . ACM Great Lakes Symposium on VLSI, Seite 235-240. ACM, (2020)AGNI: In-Situ, Iso-Latency Stochastic-to-Binary Number Conversion for In-DRAM Deep Learning., , , und . ISQED, Seite 1-8. IEEE, (2023)A Bit-Parallel Deterministic Stochastic Multiplier., und . ISQED, Seite 1. IEEE, (2023)