Autor der Publikation

Supporting Address Translation for Accelerator-Centric Architectures.

, , , und . HPCA, Seite 37-48. IEEE Computer Society, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

LEAP: A Deep Learning based Aging-Aware Architecture Exploration Framework for FPGAs., , , und . FPGA, Seite 146. ACM, (2021)HeatViT: Hardware-Efficient Adaptive Token Pruning for Vision Transformers., , , , , , , , , und 1 andere Autor(en). HPCA, Seite 442-455. IEEE, (2023)Caffeine: towards uniformed representation and acceleration for deep convolutional neural networks., , , , und . ICCAD, Seite 12:1-12:8. ACM, (2016)Supporting Address Translation for Accelerator-Centric Architectures., , , und . HPCA, Seite 37-48. IEEE Computer Society, (2017)SyncNN: Evaluating and Accelerating Spiking Neural Networks on FPGAs., , und . FPL, Seite 286-293. IEEE, (2021)FILM-QNN: Efficient FPGA Acceleration of Deep Neural Networks with Intra-Layer, Mixed-Precision Quantization., , , , , , , und . FPGA, Seite 134-145. ACM, (2022)HyBNN: Quantifying and Optimizing Hardware Efficiency of Binary Neural Networks., , , , , und . FCCM, Seite 203. IEEE, (2023)A quantitative analysis on microarchitectures of modern CPU-FPGA platforms., , , , , und . DAC, Seite 109:1-109:6. ACM, (2016)ARAPrototyper: Enabling Rapid Prototyping and Evaluation for Accelerator-Rich Architecture (Abstact Only)., , , und . FPGA, Seite 281. ACM, (2016)Measuring Microarchitectural Details of Multi- and Many-Core Memory Systems through Microbenchmarking., , , , , , und . ACM Trans. Archit. Code Optim., 11 (4): 55:1-55:26 (2014)