Autor der Publikation

Fast and Efficient Implementation of Lightweight Crypto Algorithm PRESENT on FPGA through Processor Instruction Set Extension.

, , , , , , , , und . EWDTS, Seite 1-5. IEEE, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Achieving modular dynamic partial reconfiguration with a difference-based flow (abstract only)., , , , und . FPGA, Seite 270. ACM, (2013)Enabling difference-based dynamic partial self reconfiguration for large differences., , , , und . IDT, Seite 1-6. IEEE, (2013)FPGA design security with time division multiplexed PUFs., , , und . HPCS, Seite 608-614. IEEE, (2010)On optimization of multi-cycle tests for test quality and application time., , und . EWDTS, Seite 1-4. IEEE Computer Society, (2016)FPGA bitstream protection with PUFs, obfuscation, and multi-boot., , , und . ReCoSoC, Seite 1-2. IEEE, (2011)Speeding Up Logic Locking via Fault Emulation and Dynamic Multiple Fault Injection., , und . J. Electron. Test., 31 (5-6): 525-536 (2015)Erratum to: Speeding Up Logic Locking via Fault Emulation and Dynamic Multiple Fault Injection., , und . J. Electron. Test., 32 (1): 105-106 (2016)Finite Element Formulation of Forced Vibration Problem of a Prestretched Plate Resting on a Rigid Foundation., und . J. Appl. Math., (2007)Verysimplecpu and synthesis of customized multi-core microcontrollers (Verysimplecpu ve özelleştirilebilir çok çekirdekli mikrodenetleyicilerin sentezi). Yeditepe University, Turkey, (2020)Partial bitstream protection for low-cost FPGAs with physical unclonable function, obfuscation, and dynamic partial self reconfiguration., , , , , und . Comput. Electr. Eng., 39 (2): 386-397 (2013)