Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

iPIM: Programmable In-Memory Image Processing Accelerator Using Near-Bank Architecture., , , , , , und . ISCA, Seite 804-817. IEEE, (2020)Rubik: A Hierarchical Architecture for Efficient Graph Neural Network Training., , , , , , , , , und 1 andere Autor(en). IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (4): 936-949 (2022)Analysis and Optimization of the Memory Hierarchy for Graph Processing Workloads., , , , , , , und . HPCA, Seite 373-386. IEEE, (2019)SpaceA: Sparse Matrix Vector Multiplication on Processing-in-Memory Accelerator., , , , , , , und . HPCA, Seite 570-583. IEEE, (2021)NNBench-X: A Benchmarking Methodology for Neural Network Accelerator Designs., , , , , und . EMC2@HPCA/CVPR/ISCA, Seite 11-15. IEEE, (2019)SEALing Neural Network Models in Encrypted Deep Learning Accelerators., , , , , und . DAC, Seite 1255-1260. IEEE, (2021)DeepSniffer: A DNN Model Extraction Framework Based on Learning Architectural Hints., , , , , , , , , und 1 andere Autor(en). ASPLOS, Seite 385-399. ACM, (2020)ASPLOS 2020 was canceled because of COVID-19..SAGA-Bench: Software and Hardware Characterization of Streaming Graph Analytics Workloads., , , , , , und . ISPASS, Seite 12-23. IEEE, (2020)HitNet: Hybrid Ternary Recurrent Neural Network., , , , , und . NeurIPS, Seite 602-612. (2018)MPU: Memory-centric SIMT Processor via In-DRAM Near-bank Computing., , , , , und . ACM Trans. Archit. Code Optim., 20 (3): 40:1-40:26 (September 2023)