Autor der Publikation

Compiler-Driven Leakage Energy Reduction in Banked Register Files.

, , , , , , und . PATMOS, Volume 4148 von Lecture Notes in Computer Science, Seite 107-116. Springer, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Exploiting finite precision information to guide data-flow mapping., , , , und . DAC, Seite 248-253. ACM, (2010)Vertical M1 Routing-Aware Detailed Placement for Congestion and Wirelength Reduction in Sub-10nm Nodes., , , , , und . DAC, Seite 51:1-51:6. ACM, (2017)Methodology for operation shuffling and L0 cluster generation for low energy heterogeneous VLIW processors., , , , und . ACM Trans. Design Autom. Electr. Syst., 12 (4): 41 (2007)Software Simultaneous Multi-Threading, a Technique to Exploit Task-Level Parallelism to Improve Instruction- and Data-Level Parallelism., , , , und . PATMOS, Volume 4148 von Lecture Notes in Computer Science, Seite 12-23. Springer, (2006)Energy-Aware Interconnect Optimization for a Coarse Grained Reconfigurable Processor., , , , und . VLSI Design, Seite 201-207. IEEE Computer Society, (2008)Novel energy-efficient scalable soft-output SSFE MIMO detector architectures., , , , , und . ICSAMOS, Seite 165-171. IEEE, (2009)An Energy Aware Design Space Exploration for VLIW AGU Model with Fine Grained Power Gating., , , , , und . DSD, Seite 693-700. IEEE Computer Society, (2011)Architectures and Circuits for Software-Defined Radios: Scaling and Scalability for Low Cost and Low Energy., , , , , , , , , und 3 andere Autor(en). ISSCC, Seite 568-569. IEEE, (2007)The defect-centric perspective of device and circuit reliability - From individual defects to circuits., , , , , , , , , und 5 andere Autor(en). ESSDERC, Seite 218-225. IEEE, (2015)CMOS low-power transceivers for 60GHz multi Gbit/s communications., , , , , , , , , und 7 andere Autor(en). CICC, Seite 1-8. IEEE, (2013)