Autor der Publikation

Checkpointing-aware Data Allocation for Energy Harvesting Powered Non-volatile Processors.

, , und . NVMSA, Seite 1-6. IEEE, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Sleep-aware variable partitioning for energy-efficient hybrid PRAM and DRAM main memory., , , und . ISLPED, Seite 75-80. ACM, (2014)Introduction to the Special Issue on NVM and Storage., und . ACM Trans. Storage, 14 (1): 2:1-2:2 (2018)Iterational retiming with partitioning: Loop scheduling with complete memory latency hiding., , , und . ACM Trans. Embed. Comput. Syst., 9 (3): 22:1-22:26 (2010)CacheSifter: Sifting Cache Files for Boosted Mobile Performance and Lifetime., , , , , , , , und . FAST, Seite 445-459. USENIX Association, (2022)SERICO: Scheduling Real-Time I/O Requests in Computational Storage Drives., , , , und . DATE, Seite 1-6. IEEE, (2023)Power-aware variable partitioning for DSPs with hybrid PRAM and DRAM main memory., , , und . DAC, Seite 405-410. ACM, (2011)Maximizing Forward Progress with Cache-aware Backup for Self-powered Non-volatile Processors., , , , und . DAC, Seite 2:1-2:6. ACM, (2017)Performance-aware task scheduling for energy harvesting nonvolatile processors considering power switching overhead., , , , , , , , , und . DAC, Seite 156:1-156:6. ACM, (2016)Effective Loop Partitioning and Scheduling under Memory and Register Dual Constraints., , , und . DATE, Seite 1202-1207. ACM, (2008)Checkpoint aware hybrid cache architecture for NV processor in energy harvesting powered systems., , , , , , , und . CODES+ISSS, Seite 22:1-22:10. ACM, (2016)