Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Compressive Imaging Using RIP-Compliant CMOS Imager Architecture and Landweber Reconstruction., , , , und . IEEE Trans. Circuits Syst. Video Techn., 30 (2): 387-399 (2020)Asynchronous Spiking Pixel With Programmable Sensitivity to Illumination., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 65-I (11): 3854-3863 (2018)On the design of a sparsifying dictionary for compressive image feature extraction., , , und . ICECS, Seite 689-692. IEEE, (2015)An ultra-low-power voltage-mode asynchronous WTA-LTA circuit., , und . ISCAS, Seite 1817-1820. IEEE, (2013)Focal-Plane Sensing-Processing: A Power-Efficient Approach for the Implementation of Privacy-Aware Networked Visual Sensors., , , , , und . Sensors, 14 (8): 15203-15226 (2014)On the calibration of a SPAD-based 3D imager with in-pixel TDC using a time-gated technique., , und . ISCAS, Seite 1102-1105. IEEE, (2015)A CMOS 8×8 SPAD array for Time-of-Flight measurement and light-spot statistics., , und . ISCAS, Seite 2626-2629. IEEE, (2013)Hardware-oriented feature extraction based on compressive sensing., , und . ICDSC, Seite 211-212. ACM, (2015)A bio-inspired two-layer mixed-signal flexible programmable chip for early vision., , , , , , , und . IEEE Trans. Neural Networks, 14 (5): 1313-1336 (2003)Flydeling: Streamlined Performance Models for Hardware Acceleration of CNNs through System Identification., , , , und . ACM Trans. Model. Perform. Evaluation Comput. Syst., 8 (3): 1-33 (September 2023)