Autor der Publikation

SMOS: A CAD-compatible statistical model for analogue mos integrated circuit simulation.

, , und . Int. J. Circuit Theory Appl., 20 (3): 327-348 (1992)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A sub-μW bio-potential front end in 65nm CMOS., , , und . VLSI-SoC, Seite 1-4. IEEE, (2017)A 93% Peak Efficiency Fully-Integrated Multilevel Multistate Hybrid DC-DC Converter., , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 65-I (8): 2617-2630 (2018)Numerical analysis of nano schottky junctions for developing novel sub-20 nm electronic devices., , und . ICECS, Seite 502-505. IEEE, (2014)High Throughput Architecture for High Performance NoC., , und . ISCAS, Seite 2241-2244. IEEE, (2009)A single-chip CMOS front-end receiver architecture for multi-standard wireless applications., und . ISCAS (4), Seite 374-377. IEEE, (2001)A reconfigurable low IF-zero IF receiver architecture for multi-standard wide area wireless networks., , und . ICECS, Seite 934-937. IEEE, (2003)Power efficient Networks on Chip., , , und . ICECS, Seite 105-108. IEEE, (2009)Accurate modeling of simultaneous switching noise in low voltage digital VLSI., , , und . ISCAS (6), Seite 210-213. IEEE, (1999)High throughput architecture for CLICHÉ Network on Chip., , und . SoCC, Seite 155-158. IEEE, (2009)A low voltage CMOS class AB operational transconductance amplifier., , , und . ISCAS (2), Seite 632-635. IEEE, (1999)