Autor der Publikation

A 3.3-GS/s 6-b Fully Dynamic Pipelined ADC With Linearized Dynamic Amplifier.

, , , , , , , und . IEEE J. Solid State Circuits, 57 (6): 1673-1683 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A generalized timing-skew-free, multi-phase clock generation platform for parallel sampled-data systems., , und . ISCAS (1), Seite 369-372. IEEE, (2004)A high-speed frequency up-translated SC bandpass filter with auto-zeroing for DDFS systems., , und . ISCAS (1), Seite 320-323. IEEE, (2001)Timing-mismatch analysis in high-speed analog front-end with nonuniformly holding output., , , und . ISCAS (1), Seite 129-132. IEEE, (2003)Highly accurate mismatch-free SC delay circuits with reduced finite gain and offset sensitivity., , und . ISCAS (2), Seite 57-60. IEEE, (1999)A 1-V 2.5-mW Transient-Improved Current-Steering DAC using Charge-Removal-Replacement Technique., , und . APCCAS, Seite 183-186. IEEE, (2006)A 0.016mm2 144μW three-stage amplifier capable of driving 1-to-15nF capacitive load with >0.95MHz GBW., , , und . ISSCC, Seite 368-370. IEEE, (2012)A 1.83 μW, 0.78 μVrms input referred noise neural recording front end., , , und . ISCAS, Seite 405-408. IEEE, (2013)SC biquad filter with hybrid utilization of OpAmp and comparator-based circuit., , , und . ISCAS, Seite 1276-1279. IEEE, (2010)16.4 A 5mW 7b 2.4GS/s 1-then-2b/cycle SAR ADC with background offset calibration., , , , , und . ISSCC, Seite 282-283. IEEE, (2017)A μNMR CMOS transceiver using a butterfly-coil input for integration with a digital microfluidic device inside a portable magnet., , , und . A-SSCC, Seite 1-4. IEEE, (2015)