Autor der Publikation

An 8M Polygons/s 3-D Graphics SoC With Full Hardware Geometric and Rendering Engine for Mobile Applications.

, , , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 19 (8): 1490-1495 (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low-power high-level synthesis for FPGA architectures., , und . ISLPED, Seite 134-139. ACM, (2003)FPGA-based LSTM Acceleration for Real-Time EEG Signal Processing: (Abstract Only)., , , und . FPGA, Seite 288. ACM, (2018)K-Flow: A Programming and Scheduling Framework to Optimize Dataflow Execution on CPU-FPGA Platforms: (Abstract Only)., , , und . FPGA, Seite 287. ACM, (2018)High-Throughput Lossless Compression on Tightly Coupled CPU-FPGA Platforms: (Abstract Only)., , , , , , und . FPGA, Seite 291. ACM, (2018)Moore's Law: another casualty of the financial meltdown?, , , , , , , , und . DAC, Seite 202-203. ACM, (2009)Performance optimization of VLSI interconnect layout., , , und . Integr., 21 (1-2): 1-94 (1996)Routing tree construction under fixed buffer locations., und . DAC, Seite 379-384. ACM, (2000)Multilevel global placement with retiming., und . DAC, Seite 208-213. ACM, (2003)Understanding Performance Differences of FPGAs and GPUs: (Abtract Only)., , , , , und . FPGA, Seite 288. ACM, (2018)An 8M Polygons/s 3-D Graphics SoC With Full Hardware Geometric and Rendering Engine for Mobile Applications., , , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 19 (8): 1490-1495 (2011)