Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A power optimized design methodology for low-distortion sigma-delta-pipeline ADCs., und . ACM Great Lakes Symposium on VLSI, Seite 284-289. ACM, (2006)A Reduced-Sample-Rate Sigma-Delta-Pipeline ADC Architecture for High-Speed High-Resolution Applications., und . IEICE Trans. Electron., 89-C (6): 692-701 (2006)A micropower neural recording amplifier with improved noise efficiency factor., , und . ECCTD, Seite 319-322. IEEE, (2009)A 16-channel, 359 μW, parallel neural recording system using Walsh-Hadamard coding., , und . CICC, Seite 1-4. IEEE, (2013)An 8-PPM, 45 pJ/bit UWB transmitter with reduced number of PA elements., , , und . VLSIC, Seite 36-37. IEEE, (2012)A fully on-chip LDO voltage regulator for remotely powered cortical implants., , und . ESSCIRC, Seite 424-427. IEEE, (2009)CMOS compressed imaging by Random Convolution., , , , , und . ICASSP, Seite 1113-1116. IEEE, (2009)Arbitrary design of high order noise transfer function for a novel class of reduced-sample-rate sigma-delta-pipeline ADCs., und . DATE, Seite 138-143. European Design and Automation Association, Leuven, Belgium, (2006)A (256×256) pixel 76.7mW CMOS imager/ compressor based on real-time In-pixel compressive sensing., , , , und . ISCAS, Seite 2956-2959. IEEE, (2010)