Autor der Publikation

Design and implementation of a low power spike detection processor for 128-channel spike sorting microsystem.

, , und . ICASSP, Seite 3889-3892. IEEE, (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

iVisual: an intelligent visual sensor SoC with 2790fps CMOS image sensor and 205GOPS/W vision processor., , , , und . DAC, Seite 90-95. ACM, (2008)Intelligent document capturing and blending system based on robust feature matching with an active camera., , , und . ICCE, Seite 131-132. IEEE, (2013)Design and implementation of a low power spike detection processor for 128-channel spike sorting microsystem., , und . ICASSP, Seite 3889-3892. IEEE, (2014)A 203 FPS VLSI Architecture of Improved Dense Trajectories for Real-Time Human Action Recognition., , und . ICASSP, Seite 1115-1119. IEEE, (2018)A Cost-Effective Design for MPEG-2 Audio Decoder with Embedded RISC Core., , und . VLSI Signal Processing, 29 (3): 255-265 (2001)ReSSP: A 5.877 TOPS/W Reconfigurable Smart-camera Stream Processor., , , , , , , und . CICC, Seite 1-4. IEEE, (2011)A real-time multi-user face unlock system via fast sparse coding approximation., , , und . ICCE-Berlin, Seite 274-276. IEEE, (2012)Four field variable block size motion compensated adaptive de-interlacing., , , und . ICASSP (2), Seite 913-916. IEEE, (2005)Efficient Hardware Architecture for Large Disparity Range Stereo Matching Based on Belief Propagation., , und . SiPS, Seite 236-241. IEEE, (2016)Perceptual multi-cues 2D-to-3D conversion system., , , und . VCIP, Seite 1. IEEE, (2011)