Autor der Publikation

IMPULSE: A 65nm Digital Compute-in-Memory Macro with Fused Weights and Membrane Potential for Spike-based Sequential Learning Tasks.

, , , , , und . CoRR, (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

RECache: ROM-Embedded 8-Transistor SRAM Caches for Efficient Neural Computing., und . SiPS, Seite 19-24. IEEE, (2018)In-Memory Computing in Emerging Memory Technologies for Machine Learning: An Overview., , , , und . DAC, Seite 1-6. IEEE, (2020)HyperX: A Hybrid RRAM-SRAM partitioned system for error recovery in memristive Xbars., , , , , und . DATE, Seite 88-91. IEEE, (2022)Resistive Crossbars as Approximate Hardware Building Blocks for Machine Learning: Opportunities and Challenges., , , , , , , , und . Proc. IEEE, 108 (12): 2276-2310 (2020)Cuffless BP measurement using a correlation study of pulse transient time and heart rate., , und . ICACCI, Seite 1538-1541. IEEE, (2014)Enabling Robust SOT-MTJ Crossbars for Machine Learning using Sparsity-Aware Device-Circuit Co-design., , , und . ISLPED, Seite 1-6. IEEE, (2021)On Robustness of Spin-Orbit-Torque Based Stochastic Sigmoid Neurons for Spiking Neural Networks., , , , und . IJCNN, Seite 1-6. IEEE, (2019)IMAC: In-Memory Multi-Bit Multiplication and ACcumulation in 6T SRAM Array., , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 67-I (8): 2521-2531 (2020)Exploring Spike-Based Learning for Neuromorphic Computing: Prospects and Perspectives., , , , und . DATE, Seite 902-907. IEEE, (2021)Circuits and Architectures for In-Memory Computing-Based Machine Learning Accelerators., , , , und . IEEE Micro, 40 (6): 8-22 (2020)