Autor der Publikation

Design Space Exploration for Dynamically Reconfigurable Architectures.

, und . DATE, Seite 366-371. IEEE Computer Society, (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Middleware based executive for embedded reconfigurable platforms., , , , und . DASIP, Seite 1-6. IEEE, (2012)FPGA-based bio-inspired architecture for multi-scale attentional vision., , und . DASIP, Seite 231-232. IEEE, (2016)Neuromorphic Computing - From Robust Hardware Architectures to Testing Strategies., , , , , und . VLSI-SoC, Seite 176-179. IEEE, (2018)Pruning Self-Organizing Maps for Cellular Hardware Architectures., , , , und . AHS, Seite 272-279. IEEE, (2018)Neuromorphic hardware as a self-organizing computing system., , , , und . CoRR, (2018)Session 6: Smart and adaptive devices.. DASIP, Seite 165. IEEE, (2013)GPU-Based Self-Organizing Maps for Post-labeled Few-Shot Unsupervised Learning., , und . ICONIP (2), Volume 12533 von Lecture Notes in Computer Science, Seite 404-416. Springer, (2020)A distributed cellular approach of large scale SOM models for hardware implementation., , und . IPAS, Seite 250-255. IEEE, (2018)Neural coding: adapting spike generation for embedded hardware classification., und . IJCNN, Seite 1-8. IEEE, (2020)Information Coding and Hardware Architecture of Spiking Neural Networks., und . DSD, Seite 291-298. IEEE, (2019)