Autor der Publikation

15.3 A 3nm FinFET 4.3GHz 21.1Mb/mm2 Double-Pumping 1-Read and 1-Write Pseudo-2-Port SRAM with Folded-Bitline Multi-Bank Architecture.

, , , , , , , , und . ISSCC, Seite 280-282. IEEE, (2024)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 28Gbps 4×4 switch with low jitter SerDes using area-saving RF model in 0.13µm CMOS technology., , , , , , , , , und 1 andere Autor(en). ISCAS, Seite 3086-3089. IEEE, (2008)A 3-nm 27.6-Mbit/mm2 Self-timed SRAM Enabling 0.48 - 1.2 V Wide Operating Range with Far-end Pre-charge and Weak-Bit Tracking., , , , , , , , , und 2 andere Autor(en). VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)15.3 A 3nm FinFET 4.3GHz 21.1Mb/mm2 Double-Pumping 1-Read and 1-Write Pseudo-2-Port SRAM with Folded-Bitline Multi-Bank Architecture., , , , , , , , und . ISSCC, Seite 280-282. IEEE, (2024)SPoVT: Semantic-Prototype Variational Transformer for Dense Point Cloud Semantic Completion., , und . NeurIPS, (2022)Interpreting Latent Representation in Neural Radiance Fields for Manipulating Object Semantics., , , und . ICIP, Seite 470-474. IEEE, (2023)A 3.3GHz 1024X640 Multi-Bank Single-Port SRAM with Frequency Enhancing Techniques and 0.55V-1.35V Wide Voltage Range Operation in 3nm FinFET for HPC Applications., , , , , , , , , und 1 andere Autor(en). VLSI Technology and Circuits, Seite 1-2. IEEE, (2024)A 10 to 11.5GHz rotational phase and frequency detector for clock recovery circuit., , , , , , und . ISCAS, Seite 185-188. IEEE, (2011)Preventing Misuse of Duplicate Certificates in IoT/M2M Systems., und . ICCCN, Seite 1-8. IEEE, (2017)A 32Gbps low propagation delay 4×4 switch IC for feedback-based system in 0.13μm CMOS technology., , , , , , , und . ISCAS, Seite 581-584. IEEE, (2010)A Dynamic Frame Sizing Algorithm for CICQ Switches with 100% Throughput., , , und . INFOCOM, Seite 747-755. IEEE, (2009)