Autor der Publikation

Energy and area efficient hardware implementation of 4K Main-10 HEVC decoder in Ultra-HD Blu-ray player and TV systems.

, , , , , , , , , , , , , , , , und . ICME, Seite 1-6. IEEE Computer Society, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 2.6mm2 0.19nJ/pixel VP9 and multi-standard decoder LSI for Android 4K TV applications., , , , , , , , , und 13 andere Autor(en). ESSCIRC, Seite 109-112. IEEE, (2016)A 775-µW/fps/view H.264/MVC decoder chip compliant with 3D Blu-ray specifications., , , , , , , , , und 3 andere Autor(en). ISCAS, Seite 1440-1443. IEEE, (2012)A 0.2nJ/pixel 4K 60fps Main-10 HEVC decoder with multi-format capabilities for UHD-TV applications., , , , , , , , , und 7 andere Autor(en). ESSCIRC, Seite 195-198. IEEE, (2014)A 4K×2K@60fps multi-standard TV SoC processor with integrated HDMI/MHL receiver., , , , , , , , , und 8 andere Autor(en). VLSIC, Seite 1-2. IEEE, (2014)Jump Scan: A DFT Technique for Low Power Testing., und . VTS, Seite 277-282. IEEE Computer Society, (2005)18.6 A 0.5nJ/pixel 4K H.265/HEVC codec LSI for multi-format smartphone applications., , , , , , , , , und 21 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2015)Energy and area efficient hardware implementation of 4K Main-10 HEVC decoder in Ultra-HD Blu-ray player and TV systems., , , , , , , , , und 7 andere Autor(en). ICME, Seite 1-6. IEEE Computer Society, (2015)Area and Memory Efficient Architectures for 3D Blu-ray-compliant Multimedia Processors., , , , , , , , , und 8 andere Autor(en). ICME, Seite 776-781. IEEE Computer Society, (2012)