Autor der Publikation

Fast and accurate estimation of SRAM read and hold failure probability using critical point sampling.

, , , und . IET Circuits Devices Syst., 4 (6): 469-478 (2010)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Low-complexity decision directed method for carrier frequency offset estimation of IEEE 802.11ad., , , und . ISCAS, Seite 2163-2166. IEEE, (2013)Low-complexity frame scheduler using shared frame memory for multi-view video coding., , , und . ISOCC, Seite 498-502. IEEE, (2012)Robust level converter design for sub-threshold logic., , und . ISLPED, Seite 14-19. ACM, (2006)STT-MRAM Architecture with Parallel Accumulator for In-Memory Binary Neural Networks., , , und . ISCAS, Seite 1-5. IEEE, (2021)A 133.6TOPS/W Compute-In-Memory SRAM Macro with Fully Parallel One-Step Multi-Bit Computation., , , , , , , und . CICC, Seite 1-2. IEEE, (2022)An Approximate Memory Architecture for a Reduction of Refresh Power Consumption in Deep Learning Applications., , , und . ISCAS, Seite 1-5. IEEE, (2018)PCM: Precision-Controlled Memory System for Energy Efficient Deep Neural Network Training., , , , , , , , , und . DATE, Seite 1199-1204. IEEE, (2020)A voltage-scalable & process variation resilient hybrid SRAM architecture for MPEG-4 video processors., , und . DAC, Seite 670-675. ACM, (2009)A Radiation Hardened SRAM with Self-refresh and Compact Error Correction., , , , , und . ISOCC, Seite 235-236. IEEE, (2018)Low power block matching using pattern based pixel truncation., , , und . MWSCAS, Seite 1-4. IEEE, (2015)