Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Real-time canny edge detection parallel implementation for FPGAs., , , und . ICECS, Seite 499-502. IEEE, (2010)FPGA-based machine vision implementation for Lab-on-Chip flow detection., , , , , , und . ISCAS, Seite 2047-2050. IEEE, (2012)ILP formulation for hybrid FPGA MPSoCs optimizing performance, area and memory usage., und . ICECS, Seite 748-751. IEEE, (2011)Characterization of an Associative Memory Chip in 28 nm CMOS Technology., , , , , , , , , und 8 andere Autor(en). ISCAS, Seite 1-5. IEEE, (2018)A software demonstrator for cognitive image processing using the Associative Memory chip., , , , und . MOCAST, Seite 1-4. IEEE, (2017)Design space exploration for FPGA-based multiprocessing systems., und . ICECS, Seite 1164-1167. IEEE, (2010)Multiprocessing systems development for implementation of applications. Aristotle University Of Thessaloniki, Greece, (2014)National Archive of PhD Theses: oai:10442/35170.High performance median FPGA implementation for machine vision applications., , und . ICECS, Seite 173-176. IEEE, (2013)A XOR-based associative memory block in 28 nm CMOS for interdisciplinary applications., , , , , , , , , und 7 andere Autor(en). ICECS, Seite 392-395. IEEE, (2015)A low-power and high-density Associative Memory in 28 nm CMOS technology., , , , , , , , , und 3 andere Autor(en). MOCAST, Seite 1-4. IEEE, (2017)