Autor der Publikation

IEEE standard 1500 compatible interconnect diagnosis for delay and crosstalk faults.

, , , , und . ASP-DAC, Seite 366-371. IEEE, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Nested Quantization Index Modulation for Reversible Watermarking and Its Application to Healthcare Information Management Systems., , , , und . Comput. Math. Methods Medicine, (2012)Automatic Inspection for Wafer Defect Pattern Recognition with Unsupervised Clustering., , , , , , , , , und 2 andere Autor(en). ETS, Seite 1-2. IEEE, (2021)Yield-award placement optimization for Switched-Capacitor analog integrated circuits., , , und . SoCC, Seite 170-173. IEEE, (2011)Fault Analysis on Two-Level (K+1)-Valued Logic Circuits., , und . ISMVL, Seite 181-188. IEEE Computer Society, (1992)Fanout fault analysis for digital logic circuits., , , und . Asian Test Symposium, Seite 33-39. IEEE Computer Society, (1995)Is IDDQ testing not applicable for deep submicron VLSI in year 2011?, , , und . Asian Test Symposium, Seite 338-343. IEEE Computer Society, (2000)Adaptive Encoding Scheme for Test Volume/Time Reduction in SoC Scan Testing., , und . Asian Test Symposium, Seite 324-329. IEEE Computer Society, (2005)Robustness investigation of the FlexRay system., , , und . SIES, Seite 148-151. IEEE, (2009)IEEE Standard 1500 Compatible Oscillation Ring Test Methodology for Interconnect Delay and Crosstalk Detection., , , und . J. Electron. Test., 23 (4): 341-355 (2007)An Efficient Test and Diagnosis Scheme for the Feedback Type of Analog Circuits with Minimal Added Circuits., , und . DATE, Seite 1119. IEEE Computer Society, (2002)