Autor der Publikation

Inductorless and electrolytic capacitorless pseudo-sine current controller in LED lighting system with 1.1W/2.2W power reduction.

, , , , , , , , und . ESSCIRC, Seite 442-445. IEEE, (2012)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

200nA low quiescent current deep-standby mode in 28nm DC-DC buck converter for active implantable medical devices., , , , , , , , , und 1 andere Autor(en). A-SSCC, Seite 1-4. IEEE, (2015)A pseudo fixed switching frequency 2kHz/A in optimum on-time control buck converter with predicting correction technique for EMI solution., , , , , , , , , und 4 andere Autor(en). ISCAS, Seite 946-949. IEEE, (2014)A dual-level dual-phase pulse-width modulation class-D amplifier with 0.001% THD, 112 dB SNR., , , , , , , , , und 7 andere Autor(en). ISCAS, Seite 2676-2679. IEEE, (2014)A 10Gbps, 1.24pJ/bit, burst-mode clock and data recovery with jitter suppression., , , , , und . CICC, Seite 1-4. IEEE, (2013)An 11b 800MS/s Time-Interleaved ADC with Digital Background Calibration., , , , , , und . ISSCC, Seite 464-615. IEEE, (2007)12.6 90% Peak efficiency single-inductor-multiple-output DC-DC buck converter with output independent gate drive control., , , , , , , , , und 3 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2015)A 10-Gb/s, 1.24 pJ/bit, Burst-Mode Clock and Data Recovery With Jitter Suppression., , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 62-I (3): 743-751 (2015)120V/ns output slew rate enhancement technique and high voltage clamping circuit in high integrated gate driver for power GaN FETs., , , , , , , , , und 3 andere Autor(en). ESSCIRC, Seite 291-294. IEEE, (2015)Anti-ESL/ESR variation robust constant-on-time control for DC-DC buck converter in 28nm CMOS technology., , , , , , , , und . CICC, Seite 1-4. IEEE, (2014)Single-Inductor Quad-Output Switching Converter With Priority-Scheduled Program for Fast Transient Response and Unlimited Load Range in 40 nm CMOS Technology., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 50 (7): 1525-1539 (2015)