Autor der Publikation

Loop transformation methodology for fixed-rate video, image and telecom processing applications.

, , und . ASAP, Seite 427-438. IEEE, (1994)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Nonlinear transformations for high level regular array ASIC synthesis., , und . VLSI Signal Processing, 4 (4): 259-268 (1992)Performance Through Hierarchy in Static Timing Verification., , und . IFIP Congress (1), Volume A-12 von IFIP Transactions, Seite 703-709. North-Holland, (1992)Static Timing Analysis of Dynamically Sensitizable Paths., , und . DAC, Seite 568-573. ACM Press, (1989)Loop Optimization in Register-Transfer Scheduling for DSP-Systems., , und . DAC, Seite 826-831. ACM Press, (1989)Transformation of Nested Loops with Modulo Indexing to Affine Recurrences., , , und . Parallel Process. Lett., (1994)CoWare - A design environment for heterogeneous hardware/software systems., , , und . Des. Autom. Embed. Syst., 1 (4): 357-386 (1996)Timing verification using statically sensitizable paths., , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 9 (10): 10723-10784 (1990)DARSI: RC data reduction VLSI simulation., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 10 (4): 493-500 (1991)Acceleration of relaxation-based circuit simulation using a multiprocessor system., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 9 (10): 1063-1072 (1990)Panel session - great challenges in nanoelectronics and impact on academic research: More than Moore or Beyond CMOS?, , , , , , und . DATE, Seite 1677. IEEE Computer Society, (2010)