Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 0.4-V Gm-C Proportional-Integrator-Based Continuous-Time ΔΣ Modulator With 50-kHz BW and 74.4-dB SNDR., , , , , und . IEEE J. Solid State Circuits, 53 (11): 3256-3267 (2018)A 232-Channel Epiretinal Stimulator ASIC., , , und . IEEE J. Solid State Circuits, 42 (12): 2946-2959 (2007)A Nyquist Rate SAR ADC Employing Incremental Sigma Delta DAC Achieving Peak SFDR = 107 dB at 80 kS/s., , , und . IEEE J. Solid State Circuits, 53 (5): 1493-1507 (2018)A 0.9-V DAC-Calibration-Free Continuous-Time Incremental Delta-Sigma Modulator Achieving 97-dB SFDR at 2 MS/s in 28-nm CMOS., , , , , und . IEEE J. Solid State Circuits, 57 (11): 3407-3417 (2022)A hybrid comparator for high resolution SAR ADC., , und . ISCAS, Seite 1050-1053. IEEE, (2016)Modular PUF Coding Chain with High-Speed Reed-Muller Decoder., , , , , , und . ISCAS, Seite 1-5. IEEE, (2019)Study of Compressed Sensing and Predictor Techniques for the Compression of Neural Signals under the Influence of Noise., und . EMBC, Seite 1102-1105. IEEE, (2018)Exploiting Weak PUFs From Data Converter Nonlinearity - E.g., A Multibit CT ΔΣ Modulator., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 63-I (7): 994-1004 (2016)Multirate cascaded continuous time Sigma-Delta modulators., , , und . ISCAS (4), Seite 225-228. IEEE, (2002)A hexagonal Field Programmable Analog Array consisting of 55 digitally tunable OTAs., , , , und . ISCAS, Seite 2897-2900. IEEE, (2008)