Autor der Publikation

A Software Stack for Next-Generation Automotive Systems on Many-Core Heterogeneous Platforms.

, , , , , und . DSD, Seite 55-59. IEEE Computer Society, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Stack memory requirements of AUTOSAR/OSEK-compliant scheduling policies., , und . RTCSA, Seite 1-6. IEEE, (2019)Time and memory tradeoffs in the implementation of AUTOSAR components., , , , und . DATE, Seite 864-869. IEEE, (2009)The AMPERE Project: : A Model-driven development framework for highly Parallel and EneRgy-Efficient computation supporting multi-criteria optimization., , , , , , , , , und 7 andere Autor(en). ISORC, Seite 201-206. IEEE, (2020)Support for multiprocessor synchronization and resource sharing in system-on-programmable chips with softcores., , , , und . SoCC, Seite 109-110. IEEE, (2005)Analysis, Hardware Specification and Design of a Programmable Performance Monitoring Unit (PPMU) for RISC-V ECUs., , , und . SMARTCOMP, Seite 213-218. IEEE, (2022)Analysis, Design and Synthesis of an Execution Tracing Unit (ETU) Based on AUTOSAR Run-Time Interface (ARTI)., , , und . ApplePies, Volume 1036 von Lecture Notes in Electrical Engineering, Seite 82-89. Springer, (2022)A comparison of MPCP and MSRP when sharing resources in the Janus multiple-processor on a chip platform., , , , , und . IEEE Real Time Technology and Applications Symposium, Seite 189-. IEEE Computer Society, (2003)Multiprocessor DSP Scheduling in System-on-a-chip Architectures., , und . ECRTS, Seite 231-. IEEE Computer Society, (2002)Minimizing Memory Utilization of Real-Time Task Sets in Single and Multi-Processor Systems-on-a-Chip., , und . RTSS, Seite 73-83. IEEE Computer Society, (2001)Automotive embedded software architecture in the multi-core age., und . ETS, Seite 1-8. IEEE, (2016)