Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Digitally-controlled cell-based oscillator with multi-phase differential outputs., und . ASICON, Seite 610-613. IEEE, (2011)A design flow for multiplierless linear-phase FIR filters: from system specification to Verilog code., , und . ISCAS (5), Seite 293-296. IEEE, (2004)10Gbps Decision Feedback Equalizer with Dynamic Lookahead Decision Loop., , und . ISCAS, Seite 1839-1842. IEEE, (2009)A Parallel Event-Driven MOS Timing Simulator on Distributed-Memory Multiprocessors., , und . ISCAS, Seite 574-577. IEEE, (1995)Sub-word and reduced-width Booth multipliers for DSP applications., , , , und . ISCAS (3), Seite 575-578. IEEE, (2002)An IEEE 802.15.3c/802.11ad compliant SC/OFDM dual-mode baseband receiver for 60 GHz Band., , , , , , , , und . ISCAS, Seite 1006-1009. IEEE, (2014)A 40nm 256kb 6T SRAM with threshold power-gating, low-swing global read bit-line, and charge-sharing write with Vtrip-tracking and negative source-line write-assists., , , , , , , , , und 2 andere Autor(en). SoCC, Seite 455-462. IEEE, (2014)A 40Gb/s All-Digital Adaptive Noise-Suppression Feed-Forward Filter and Adaptive Decision Feedback Equalizer with 40 parallelisms for 2-PAM Systems., , , , und . ISCAS, Seite 1-4. IEEE, (2018)A memory access reordering polyphase network for 60 GHz FBMC-OQAM baseband receiver., , , , , und . ISCAS, Seite 2655-2658. IEEE, (2016)Fixed-Width Multiplier for DSP Application., und . ICCD, Seite 318-322. IEEE Computer Society, (2000)